[KMEPS 패키징 포럼] “AI 반도체 대역폭, 3D 집적 패키징 기술이 해결”
전체 맥락을 이해하기 위해서는 본문 보기를 권장합니다.
고성능 컴퓨팅 시스템(HPC) 등장으로 반도체의 3차원(3D) 집적 패키징 기술 확산이 빨라질 것이란 전망이 나왔다.
최리노 인하대 교수는 21일 'KMEPS 2024 첨단패키징기술 미래포럼'에서 "데이터 연산 속도의 발전은 지금까지 반도체 회로 미세화에 의존했지만 점점 한계에 이르고 있다"며 "AI로 인해 시스템과 메모리 반도체 간 높은 대역폭 연결이 필요해지면서 3D 패키징 집적 기술이 급부상했다"고 말했다.
이 글자크기로 변경됩니다.
(예시) 가장 빠른 뉴스가 있고 다양한 정보, 쌍방향 소통이 숨쉬는 다음뉴스를 만나보세요. 다음뉴스는 국내외 주요이슈와 실시간 속보, 문화생활 및 다양한 분야의 뉴스를 입체적으로 전달하고 있습니다.
고성능 컴퓨팅 시스템(HPC) 등장으로 반도체의 3차원(3D) 집적 패키징 기술 확산이 빨라질 것이란 전망이 나왔다. 인공지능(AI) 등 첨단 반도체 회로 미세화 한계를 해결할 수 있어서다.
최리노 인하대 교수는 21일 'KMEPS 2024 첨단패키징기술 미래포럼'에서 “데이터 연산 속도의 발전은 지금까지 반도체 회로 미세화에 의존했지만 점점 한계에 이르고 있다”며 “AI로 인해 시스템과 메모리 반도체 간 높은 대역폭 연결이 필요해지면서 3D 패키징 집적 기술이 급부상했다”고 말했다.
AI 반도체는 현재 실리콘 인터포저 위에 시스템 반도체와 고대역폭메모리(HBM)을 수평으로 나란히 붙이는 2.5D 패키지로 만들어진다. 향후에는 하이브리드 본딩 기반의 3D 패키징으로 발전할 것이라고 최 교수는 전망했다.
하이브리드 본딩은 마이크로 범프(솔더볼)와 같은 연결 매체를 없애 반도체를 수직으로 직접 연결하는 기술이다. AI 반도체의 핵심 성능인 대역폭을 크게 늘릴 수 있다. 최 교수는 “현재 가장 높은 입·출력(I/O)을 구현할 수 있는 기술은 하이브리드 본딩으로 이론적으로 제곱밀리미터(㎟)당 최대 120만개의 I/O를 만들 수 있다”고 강조했다.
기존 시스템온칩(SoC) 한계를 넘어설 '칩렛' 구조로의 대전환도 패키징 산업의 핵심 트렌드로 꼽았다. SoC는 각종 기능을 수행하는 회로를 하나의 반도체 칩에 집적하는 방식으로, 현재 첨단 반도체의 주류다. 그러나 개발 시간이 길고 수율이 낮아 지속적인 성능 개선에는 한계가 있다.
이같은 한계를 극복할 대안이 '칩렛'이다. 칩렛은 중앙처리장치(CPU)·그래픽처리장치(GPU) 등 각 기능을 담당하는 반도체(다이)를 따로 제조한 후 다시 연결해 하나의 칩으로 구현하는 기술이다. 최 교수는 “SoC 내 크기가 큰 캐시를 떼어내 별도의 칩으로 만들고 하이브리드 본딩으로 위로 쌓으면 칩 크기가 줄어 수율을 개선할 수 있다”고 강조했다.
박진형 기자 jin@etnews.com
Copyright © 전자신문. 무단전재 및 재배포 금지.
- 해상풍력 절반 이상 외국자본에 내줬다
- 통신장비사, 상반기 수익성 악화…5G 투자 감소 직격탄 맞아
- 조주완 LG전자 사장 “2030년 영업이익 76%는 B2B”
- 117세 세계 최고령 '슈퍼 할머니' 영면…전날 SNS엔 “울지 마”
- 하루 최대 1만개비 흡입…中 전자담배 공장의 충격 테스트
- '여성 42명 살해' 케냐 연쇄살인범, 감방 쇠창살 끊고 도주
- [KMEPS 패키징 포럼] “IDM·파운드리도 '첨단 패키징' 기술 경쟁…2.5D 대안 기술 확보 총력”
- [KMEPS 패키징 포럼]“반도체 패키징 기술, 탄소 중립 시대 대응해야”
- 中 공급과잉, 전기차·배터리로 확산...韓 선제 대응 필요
- ‘재산 24조’ 텔레그램 창립자는 ‘정자 기증왕’…“100명 자녀의 아빠”