네패스, AI 반도체에 적용하는 3D 패키징 핵심 기술 확보

이나리 기자 2023. 4. 11. 18:02
자동요약 기사 제목과 주요 문장을 기반으로 자동요약한 결과입니다.
전체 맥락을 이해하기 위해서는 본문 보기를 권장합니다.

반도체 후공정 기업 네패스(대표 이병구)가 'FOWLP(팬아웃 웨이퍼 레벨 패키지)를 이용한 3D IC 핵심 소재 및 공정 기술 개발'을 완료했다.

네패스와 합동 연구단은 고성능 인공지능 반도체에 적용 가능한 3D 집적화 패키징 기술, 핵심 소재 및 테스트 솔루션 완성했다고 11일 밝혔다.

음성재생 설정
번역beta Translated by kaka i
글자크기 설정 파란원을 좌우로 움직이시면 글자크기가 변경 됩니다.

이 글자크기로 변경됩니다.

(예시) 가장 빠른 뉴스가 있고 다양한 정보, 쌍방향 소통이 숨쉬는 다음뉴스를 만나보세요. 다음뉴스는 국내외 주요이슈와 실시간 속보, 문화생활 및 다양한 분야의 뉴스를 입체적으로 전달하고 있습니다.

인공지능, 엣지컴퓨팅, 클라우드서버 시장 지원

(지디넷코리아=이나리 기자)반도체 후공정 기업 네패스(대표 이병구)가 'FOWLP(팬아웃 웨이퍼 레벨 패키지)를 이용한 3D IC 핵심 소재 및 공정 기술 개발'을 완료했다.

네패스와 합동 연구단은 고성능 인공지능 반도체에 적용 가능한 3D 집적화 패키징 기술, 핵심 소재 및 테스트 솔루션 완성했다고 11일 밝혔다.

DRAM 메모리 4층과 인공지능 프로세서가 일체화된 적층형 패키지 정면(사진=네패스)

해당 과제는 네패스가 총괄을 맡아 2018년부터 약 5년간 진행됐다. 이번 연구는 첨단 반도체 핵심 기술 개발을 통해 대한민국 반도체 산업의 발전과 첨단 후공정 플랫폼 경쟁력을 확보한다는 목표로 마이크로프랜드, 켐이, 한국전자기술연구소, 서울테크노파크, 재료연구소, 서울과학기술대학교, 덕산하이메탈 등 다수의 기관이 컨소시엄에 참여해 시작됐다.

연구진은 AI, 로봇, IoT 등 응용 산업 전반 영역에서 수요가 급증하고 있는 고성능 반도체의 지능화, 저전력화, 경량화, 소형화를 구현하기 위한 반도체 패키징 공정·소재 기술을 집중적으로 연구했다.

국책과제에서 개발한 주요 기술은 ▲팬아웃 기반 고밀도 이종 적층 기술 ▲대면적 EMI 실딩(Shielding) 및 방열 EMC 몰딩(Molding) 패키지 기술 ▲PSPI중합 및 저온 경화형 절연막 감광재 소재 ▲파인 피치 대응용 프로브 카드(Probe Card) 개발 등이다.

이 기술을 바탕으로 반도체 폼팩터의 소형화와 박형화에 유리하고, 방열 특성과 전기적 특성이 우수한 고밀도 3D 패키지가 가능하게 된다. 팬아웃 기술 기반의 이종접합기술과 대용량 인터페이스 기술을 활용하면 인공지능 반도체, 엣지컴퓨팅, 클라우드서버 등의 분야에서 핵심 기술을 구체화해줄 것으로 기대된다.

네패스는 본 과제를 통해 확보한 패키지 경쟁력으로 국내외 인공지능, 메모리 수요 업체와 사업화 기회를 발굴해 나간다는 방침이다. 

김종헌 네패스 기술개발본부 부사장은 "이번 국책과제 수행을 통해 첨단 반도체 분야 신시장 확대에 기여할 것으로 기대한다"며 "앞으로도 네패스는 첨단 후공정 기술을 리딩하며 국내 산업 생태계 기반을 더욱 견고히 다져나갈 계획이다"고 밝혔다.

이나리 기자(narilee@zdnet.co.kr)

Copyright © 지디넷코리아. 무단전재 및 재배포 금지.

이 기사에 대해 어떻게 생각하시나요?